Gen2 Serial Rapidio und kostengünstige FPGAs mit geringer Leistung
Da die Bandbreitenanforderungen für Anwendungen wie drahtlose, Wirine- und Medical/Imaging-Verarbeitung weiterhin von den Toolsets abhängen, die erforderlich sind, um ihnen die erforderlichen Echtzeit-Signalverarbeitungsfunktionen zu bieten.
Geräte für DSP- und Netzwerkverarbeitungseinheiten (NPU), gepaart mit geringen Kosten, niedrigem Stromversorgungs -FPGAs, die Gen2 Serial Rapidio (SRIO) unterstützen, können eine ideale Plattform für die Erfüllung von Herausforderungen wie Hochgeschwindigkeitsverarbeitung, eine schnell steigende Abonnentenbasis sowie Kosten und Kosten und Kosten und Kosten und Kosten und Kosten und Kosten und Kosten und Kosten Machtbeschränkungen.
Laden Sie diesen Whitepaper herunter, um mehr zu erfahren.
Weiterlesen
Mit dem Absenden dieses Formulars stimmen Sie zu Lattice Semiconductor Corporation Kontaktaufnahme mit Ihnen marketingbezogene E-Mails oder per Telefon. Sie können sich jederzeit abmelden. Lattice Semiconductor Corporation Webseiten u Mitteilungen unterliegen ihrer Datenschutzerklärung.
Indem Sie diese Ressource anfordern, stimmen Sie unseren Nutzungsbedingungen zu. Alle Daten sind geschützt durch unsere Datenschutzerklärung. Bei weiteren Fragen bitte mailen dataprotection@techpublishhub.com
Related Categories: Eingebettet, Komponenten, Leistung
Weitere Ressourcen von Lattice Semiconductor Corporation
Entwerfen für niedrige Leistung
Der Stromverbrauch wird zu einer immer wichtigeren Variablen, wenn es um die Berechnung der OPEX- und CO2 -Fußabdruck für Telekommunikationsinfra...
Machxo PLDs in Systemsteuerungsdesigns
Temperaturmessung, Stromüberwachung, Stromversorgungssequenzierung, Lüftersteuerung und Fehlerprotokollierung sind typische Board -Steuerfunktion...
Hochgeschwindigkeits-SERDES-Schnittstellen in...
Das Gittersemikonduktor hat zwei kostengünstige FPGA -Familien mit Serdes, dem 2007 eingeführten Gitter, und der jüngsten Familie, The Latticeec...